Справочник по настройке BIOS



CPU Priority


после вышеизложенного содержание этой опции может быть уже и не покажется странным. Пользователь должен установить, по сути, ранг центрального процессора в иерархии всех возможных "master"-устройств в системе. Если для остальных устройств, допустим, может выдерживаться "режим ротации", то для CPU его место всегда окажется фиксированным. Это место можно выбрать из ряда: "Always Last", "CPU 2nd", "CPU 3rd", "CPU 4th".

Опция с тем же названием была встречена и с обычными "Disabled" и "Enabled". Можно предположить, что "Disabled" запрещает ротацию приоритета для CPU, а "Enabled" ее разрешает.

Ну и наконец, опция "PCI Masters' Priority" предлагает на выбор: "Rotating" и "Fixed".

Теперь о "Phoenix BIOS"!

Опция "PCI#2 Access #1 Retry" через "Enabled" разрешала ротацию приоритета для "master"-устройств на PCI-шине.

Другая же опция, "Arbiter Priority on HB1", имела два значения: "CPU" и "Slot 6 to Slot 9". "HB" означает "Host Bridge", выбор "CPU" определял процессору наивысший приоритет, а последние значения устанавливали для выбранного PCI-слота наивысший приоритет. Столь необычные номера слотов - это системные номера слотов с точки зрения "Phoenix BIOS".

Bus Mastering

эта опция предназначалась еще не так давно для разрешения или запрещения работы устройств в режиме "Bus-Master" на шине ISA. Параметр может принимать значения:

"Enabled" - разрешено,

"Disabled" - запрещено.

CPU Mstr DEVSEL# Time-out

- когда процессор в качестве "master"-устройства инициирует управляющий цикл, используя адрес (целевое устройство), не сопоставленный с PCI/VESA- или ISA-пространством, система в течение определенного времени будет контролировать выдачу специального сигнала подключенности устройства (DEVSEL - Device Select), свидетельствующего об инициировании цикла. Рассматриваемая опция определяет, как долго система будет ожидать данный сигнал (в тактах шины PCI). Может принимать значения: "3 PCICLK", "4 PCICLK", "5 PCICLK" и "6 PCICLK" (по умолчанию).




Содержание  Назад  Вперед